您的当前位置:首页正文

双路100MHz高速数据采集系统的设计与实现

2023-06-26 来源:汇智旅游网
双路100MHz高速数据采集系统的设计与实现

李衍忠;向敬成

【期刊名称】《系统工程与电子技术》 【年(卷),期】2000(022)005

【摘 要】介绍了一种高速双路数据采集系统,采用全TTL设计,采样率为100MSPS.系统具有电源种类少、功耗小、电路设计和调试简单等特点,并对系统进行了动态测试,结果表明,系统的有效采样位数达到7位以上,在数据学微处理领域有实际推广应用的价值.

【总页数】3页(P90-92) 【作 者】李衍忠;向敬成

【作者单位】电子科技大学电子工程学院,成都,610054;电子科技大学电子工程学院,成都,610054 【正文语种】中 文 【中图分类】TN911.7 【相关文献】

1.基于FPGA的双路高速数据采集系统的设计 [J], 陈昌祥

2.100MHz高速计数器在STM32F103系列嵌入式系统中的设计与实现 [J], 杨卫东;班崟峰;杨红天

3.带USB接口的100MHz高速数据采集系统的设计与实现 [J], 滕岩峰;周雪峰 4.带USB接口的100MHz高速数据采集系统的设计与实现 [J], 滕岩峰;周雪峰 5.基于PCI-E的惯组高速数据采集系统设计与实现 [J], 宋仔标;崔洪亮;高倩;刘宁

因版权原因,仅展示原文概要,查看原文内容请购买

因篇幅问题不能全部显示,请点此查看更多更全内容